KoderKoder.ai
价格企业教育投资人
登录开始使用

产品

价格企业投资人

资源

联系我们支持教育博客

法律信息

隐私政策使用条款安全可接受使用政策举报滥用

社交

LinkedInTwitter
Koder.ai
语言

© 2026 Koder.ai 保留所有权利。

首页›博客›ASML 与 EUV:为何光刻成为芯片制造的守门人
2025年4月28日·1 分钟

ASML 与 EUV:为何光刻成为芯片制造的守门人

一篇清晰、非技术性的指南,解释 ASML 的 EUV 光刻设备如何成为先进芯片的必需工具,以及为什么整个行业依赖它们。

ASML 与 EUV:为何光刻成为芯片制造的守门人

为什么 ASML 对顶级芯片至关重要

当人们说“领先制程”的芯片时,通常指的是最先进的制造工艺:在硅片上印刷更小的特征、更高的晶体管密度,以及在相同电池或冷却预算下获得更好的功耗/性能。这就是手机在不发热的情况下变快,数据中心每瓦能做更多事的原因。

ASML 重要的原因在于它位于一个极难绕过的环节。

用简单话说的“守门人”角色

光刻是将图案投射到晶圆上的步骤——这些图案最终成为晶体管和互连。如果无法足够准确地印刷所需图案,就无法大规模制造那一代芯片。

所以“守门人”并不意味着 ASML 控制整个半导体产业,而是指在技术前沿,进展依赖于极少数能提供某项能力的玩家——而今天,这项能力集中在 ASML 的最先进光刻设备上。

为什么 ASML 会变得如此核心

有几个因素解释了 ASML 常被聚焦的原因:

  • 独特的 EUV 能力。 极紫外(EUV)光刻可在不借助大量复杂变通手段的情况下打印更小的特征,是推动领先制程量产的关键。\n- 生态系统的复杂性。 一台 EUV 机器不是“一个盒子”。它是由光学、光源、运动控制、计量、光掩模和光刻胶化学等子系统组成的系统之系统。要让这些子系统可靠配合,需要 ASML 与专业供应链多年积累的协同经验。\n- 长交付周期。 构建、安装和验证这些设备需要大量时间与协调。这让产能难以快速扩充,并放大了扰动的影响。

本文可期待的内容

本文侧重于值得信赖的概念:什么是光刻、为什么 EUV 是一次跨越、以及为什么芯片供应链对这些设备变得敏感。我们避免炒作和“魔术”式解释,而是强调那些使光刻在前沿成为真实瓶颈的实际限制。

光刻 101:芯片如何获得微小图案

把光刻想象成用光在硅片上“印刷极其微小的图案”。这些图案定义了晶体管、导线和接触点将来存在的位置。如果“印刷”稍有偏差,芯片可能性能下降、功耗增加或完全失效。

基础图案循环(重复多次)

光刻是一个重复循环,用来一层层构建芯片:

  1. 涂覆光刻胶: 晶圆被覆盖上一层对光敏感的材料,称为光刻胶。\n
  2. 曝光: 光穿过光掩模(带图案的玻璃板)。光刻机把该图案像精密投影仪一样投映到光刻胶上。\n
  3. 显影: 暴露过的光刻胶经过化学显影,部分被洗去,留下有图案的光刻胶“模板”。\n
  4. 刻蚀或沉积: 以光刻胶模板为掩护,晶圆厂要么刻蚀材料,要么在正确位置沉积新材料。\n
  5. 重复: 一个领先制程的芯片可能需要数十(常常上百)次这样的循环,贯穿多层结构。

为什么精度至关重要

更小的晶体管不仅仅是“更小的图纸”。它们要求层间对准更严格、边缘更清晰、以及整片晶圆上更小的变异。光刻精度强烈影响最终设计能做到多小、多复杂,以及每片晶圆能产出多少良品(“良率”)。

光刻只是半导体制造的一部分——材料、薄膜沉积、刻蚀、封装和测试都很重要——但它常常是最难的瓶颈,因为它设定了其他所有步骤必须遵循的基础图案。

为什么更小的晶体管把光刻推到了极限

芯片进步常被描述为“把晶体管做得更小”。隐藏的约束是:你还必须在硅上绘制更小的形状。从高层看,光刻遵循一个经验法则:光波长越短,能印刷的细节越精细。

波长与细节(基本压缩关系)

如果试图用相对“长”的光去打印极其细的线条,边缘会模糊——就像用粗记号笔在方格纸上写字。多年来,行业通过改进透镜、光源和材料来延伸 DUV 光刻的能力。这些改进很重要,但并非无限制的。

为什么光学技巧会碰到天花板

工程师们使用了很多巧妙的方法——更好的镜头设计、更严格的工艺控制,以及通过计算预失真掩模图案以便在晶圆上正确打印。这些方法曾带来帮助,但随着特征缩小,以前可容忍的微小误差变成了无法接受的错误。最终,你无法仅靠“优化”绕开物理规律:衍射和工艺变异开始主导。

多重图案化:用更多步骤模拟更小的打印

当单次曝光不能可靠地打印所需特征时,晶圆厂采用了多重图案化——把一层拆分成多个掩模和曝光循环。\n

  • 先打印部分特征,然后用另一个掩模重复以补足余下部分。\n- 表观“分辨率”提高,但层间对准变得更困难。\n- 每增加一个循环,就增加时间、工具、材料与产生缺陷的机会。

成本与复杂性的权衡

多重图案化让制程得以推进,但它把光刻变成了主要瓶颈。更多步骤意味着每片晶圆成本更高、周期更长以及良率管理更紧张。这种日益增长的负担是行业推动新波长与新方法的主要原因——也为 EUV 的出现奠定了舞台。

DUV 与 EUV:发生了什么变化,它为何重要

深紫外(DUV)光刻使用 193 纳米波长的光,通过光掩模和光敏涂层(光刻胶)将图案印到晶圆上。多年来它是半导体制造的主力——即便是最先进的晶圆厂,许多层仍然依赖 DUV,因为这些工具速度快、成熟且相对经济。

浸没式为 DUV 带来的“提升”

DUV 的一个重大升级是浸没式光刻。工具在透镜与晶圆之间的微小空间注入超纯水,而不是空气。水比空气更能弯曲光,让系统聚焦出更小的特征——类似于用更好的“放大介质”来提高清晰度。

浸没式把 DUV 的适用范围延展得比许多人预期的更远,但它没有改变一个根本现实:在试图绘制极小晶体管特征时,193 nm 仍然是相对“长”的波长。

多重图案化的权衡

为了继续用 DUV 缩小特征,晶圆厂大量依赖多重图案化——把一层拆成两次、三次甚至更多次的曝光与刻蚀步骤。

这种办法有效,但带来明显成本:

  • 更多掩模(掩模昂贵且制作需时)\n- 更多工艺步骤,降低产出速度并拉长周期\n- 更多发生缺陷或失对准的机会,可能降低良率

EUV 改变了等式的原因

极紫外(EUV)光刻使用更短的 13.5 纳米波长,可以用更少的次数打印出更细的特征。吸引人的地方很简单:用更少、更直接的关键层曝光,替代“许多复杂的 DUV 步骤”。

EUV 的采用并非因为它容易——它很难。但在领先制程,DUV 的多重图案化路径变得太慢、太昂贵、也太有风险,以至于无法维持发展的步伐,因此行业选择了 EUV。

用通俗话讲的 EUV:强大、困难且昂贵

EUV(极紫外)光刻使用比 DUV 更短的波长。短波长重要,因为它可以更直接地打印更小的特征——把它想象成为绘制最苛刻图案的更细“笔”。

为什么 EUV 如此难

一台 EUV 工具不只是一个更亮的灯。它是一连串精心编排的子系统:

  • 光源通过非常规的方式(高能过程)产生,必须长期稳定运行。\n- 光学路径需要真空环境,因为 EUV 在空气中会被吸收。\n- 传统透镜不可用,EUV 依赖超精密的反射镜,这些镜面必须制造并对准到极端容差。\n- 污染控制至关重要:微量的颗粒或膜层就能降低产能并扭曲图案。

这使得 EUV 工具既昂贵又难以维护,难以规模化生产。

回报:有时能减少图案化步骤

在 EUV 出现之前,晶圆厂常常需要多次曝光与复杂的多重图案化来创建细小特征。在某些关键层,EUV 能减少图案化的次数——节省时间、降低对准误差风险并提升整体良率。

一个常见的误解

EUV 并不会把整个晶圆厂简化为“只要一台机器”。你仍然需要先进的光掩模、精调的光刻胶化学、精确的工艺控制以及配套的刻蚀、沉积与检测步骤。EUV 在关键层提供帮助,但芯片制造仍是一个端到端紧耦合的挑战。

走进 EUV 工具:系统之系统,而非单一设备

一台 EUV“机器”更像是一处被紧密协调的工厂单元。它必须产生 EUV 光、用近乎完美的光学系统塑形、以纳米级精度移动硅片,并不断测量与自我修正——同时昼夜不停地运行。

核心构件(高层次)

光源: EUV 光由高功率激光打在微小的锡滴上形成高温等离子体而产生。从该脉冲、混乱的物理现象中得到稳定、可用的光束是重大工程挑战。

用镜面而非透镜: EUV 会被大多数材料(包括玻璃)吸收,因此无法用传统透镜聚焦。相反,光束在真空中通过一系列超光滑的多层反射镜反射传递。

晶圆台与运动控制: 晶圆必须在图案光学下以高速扫描,同时保持几纳米的对准精度。精密机电、振动控制和热管理在这里变得与光源同等重要。

掩模处理与洁净: 光掩模(掩膜版)承载图案。无尘处理与保持流程洁净至关重要,因为 EUV 对微小缺陷敏感。

计量、软件与服务让它能工作

即便硬件世界级,工具只有在可靠打印晶圆时才会创造价值。EUV 系统依赖计量传感器来测量聚焦、对准与漂移,依赖软件进行实时校正并管理成千上万的运行参数。

这就是为什么可用率与一致性与原始分辨率一样重要。可用率的小幅下降就可能导致领先制程晶圆厂产能的大幅损失。

安装并非“插电即可用”

EUV 工具的安装与验证需要很长时间。它们需要与无尘室整合、精密校准与持续维护——通常有专门的现场团队并定期更换消耗部件。购买设备只是开始,运行它需要厂商与晶圆厂之间长期的合作关系。

ASML 背后的生态:供应商、专有经验与时间成本

ASML 的 EUV 工具不是单一的“魔盒”。它是众多专业厂商紧密编排的成果——其中许多厂商在极其狭窄的细分领域内处于世界顶尖,甚至可能只有一家可信赖的供应商。

由极端专长构建的设备

总体而言,EUV 依赖于:

  • 能以近乎完美精度反射 EUV 的光学(在这些波长下普通透镜不起作用)\n- 强大且稳定的激光与光源组件\n- 能以惊人精度移动晶圆与掩模的精密机电系统,且每小时运转数千次\n- 真空系统,因为 EUV 会被空气吸收

每个子系统单独就很困难。把它们长期可靠地组合在一起、日以继夜地工作,才是真正的成就。

为什么这种协调需要数年时间

晶圆厂不是购买“EUV 能力”,而是购买一致的结果:可预测的成像质量、稳定的运行时间、已知的维护周期,以及工程师能信赖的工艺窗口。

这需要 ASML、供应商与客户之间多年的联合调优:协调规格、修复边缘案例、收紧公差,并把真实晶圆厂情况的反馈回路融入设计与制造中。

扩产本身就是另一个瓶颈

即便需求激增,EUV 产量也无法像普通工业设备那样迅速翻倍。你需要训练有素的技术人员、超洁净的装配环境、长期交付的零部件、详尽测试,以及全球化的服务组织来维持设备运行。扩充这些任一制约因素都需要时间。

生态如何强化单一主导者的地位

由于供应链高度专业化并共同开发,替换供应商并非简单的品牌切换。累积的专有经验、经过资格认证的供应商和服务基础设施形成复合优势——使得第二个 EUV 生态系统难以在短期内涌现。

谁购买这些设备,晶圆厂如何依赖它们

EUV 系统的主要买家是推进最先进芯片的少数几家公司:TSMC、Samsung 和 Intel。它们运营领先制程的晶圆厂,在那里晶体管密度、功耗和性能的每一丁点改进都会直接带来更好的手机、GPU、CPU 与 AI 加速器。

购买 EUV 是一项多年承诺

EUV 设备不是晶圆厂在需求激增时临时下单的东西。代工厂要提前多年规划,因为决策与整个工厂相关:建筑布局、无尘室公用设施、振动控制、洁净规则和围绕扫描机的工艺流程都要配套。

实际上,他们同时协调三件事:

  • 设备可用性(交付名额有限)\n- 厂房准备(现场需准备好安装与验证系统)\n- 工艺成熟度(掩模、光刻胶、检测与计量需能支持量产)

错过时机可能会导致昂贵的机器在建筑上闲置——或者新的晶圆厂在等待机器交付。

可获得性如何影响路线图与竞争力

由于 EUV 容量有限,可获得性会影响哪些公司能顺利推进新制程、能多快向客户提供领先制程产能,以及它们对未来节点的承诺信心。

如果代工厂无法获得足够的设备(或设备无法达到所需可用率),可能不得不采取额外的图案化步骤或接受更慢的量产节奏——两者都会提高成本与风险。

这不是一次购买,而是一段关系

EUV 扫描机需要持续调优和保养。现场服务工程师、备件物流、软件更新与快速故障排查都是配套内容。对晶圆厂来说,长期依赖的不仅是设备本身,还有保持其日产能的支持网络。

地缘政治与出口管制:为何获取变成政治问题

光刻设备——尤其是 EUV——不仅是昂贵的工厂装备。它们实际上能决定哪些地区能在规模上制造最先进芯片。这使它们成为战略性的瓶颈:限制领先光刻的获取,就能放慢一切建立在领先芯片之上的进展,从数据中心和智能手机到工业控制系统。

为什么光刻成为政策工具

与半导体供应链的许多环节不同,顶级光刻能力高度集中。能够制造尖端设备的公司数量有限,而这些设备所需的专用组件(光学、光源、精密台架、材料)也难以复制。当能力稀缺且难以复现时,政府便把它视为战略基础设施而非普通贸易品。

出口管制就是国家管理这种风险的方式之一。这类规则可以限制特定技术向某些目的地或终端用途的出货。具体内容——哪些技术受控、哪些性能阈值重要、需要何种许可——由各国政府制定并随时可能演变。

对企业的商业影响:在不确定下规划

对芯片制造商与供应商而言,规则变化会迅速重塑投资决策:

  • 地区产能转移: 若先进设备无法交付到某地,公司可能会在别处扩建或优先布局晶圆厂。\n- 供应链重构: 企业可能会验证替代设备、材料或工艺步骤以降低依赖性——即便这意味着良率降低或成本上升。\n- 更长的时间表与更高不确定性: 许可、合规与情景规划成为日常操作的一部分,影响设备交付与晶圆厂投产计划。

其实际结果是,地缘政治不仅影响芯片“在哪里制造”,也影响新制程“多快”进入量产。

关注官方更新

由于监管可能变化,最稳妥的方法是跟踪官方政府发布、监管机构指引与公司披露,而不是流言。如果长期关注此话题,应在公告发布时回顾并注意定义与阈值如何调整。

经济学:成本、产能与短缺为何产生连锁反应

EUV 设备昂贵的原因不仅仅是“技术先进”。它们由超精密零部件(光学、台架、真空系统)构成,这些零部件必须在极端容差下对准,且许多零部件不像标准工业件那样容易采购。

为什么一台 EUV 设备成本很高

首先,制造量低。这些机器不是以数万台生产;每台更像一个定制化的工业项目而非大规模市场产品。

其次,测试与校准负担巨大:每个子系统必须在纳米级别协同工作,验证性能需要时间、专用设备与高度培训的团队。

这种组合——高精度 + 低产量 + 长测试周期——使单台成本居高不下,哪怕在出厂前就已如此。

总拥有成本(TCO)比挂牌价更重要

对芯片厂来说,真正的问题是:这台设备能帮助产出多少片良晶圆,以及多可靠?

总拥有成本通常包括:

  • 可用率与吞吐量: 可用率小幅下降即可显著影响产出。\n- 消耗品: 光刻胶、掩模、保护膜与易损零件。\n- 服务与备件: 高度专业化的维护与紧密的物流支持。\n- 升级: 提高产能或叠层精度的升级能实质改变每片晶圆成本。

一台“便宜”但可用率低的设备,反而可能使每颗芯片成本更高。

短缺如何向外扩散价格影响

领先制程的产能受限于每天能运行多少光刻步骤。如果 EUV 设备交付延迟或可用率下降,晶圆厂可能无法达到计划的产量。这会间接推高晶圆成本:固定成本分摊到更少的良圆上,而高需求客户会争夺有限的生产名额。结果可能在后续体现为芯片价格上涨——或简单地设备更少、供应不足。

一个重要的补充:EUV 并非唯一瓶颈

即便有足够的设备,进展仍取决于材料(光刻胶与掩模)、设计软件与知识产权、以及制造技能(工艺控制、良率学习)。EUV 是一道门,但不是整条路的全部。

接下来是什么:高 NA EUV 与缩小尺度的未来

High-NA EUV 是对 EUV 光刻的下一次重大升级。“NA”(数值孔径)衡量光学系统能收集与聚焦多少光。更高的 NA 能把更细的细节投射到晶圆上——类似于使用更锐利、更高质量的镜头。

目标很直接:更干净地打印更小特征,并用更少的多重图案化步骤。

为什么 High-NA 不是魔法开关

即便光学更好,若干难题仍然存在:

  • 光刻胶性能: 光刻胶必须既对光敏感到能快速曝光,又要足够精细以保持极小边缘而不过于粗糙。\n- 掩模与缺陷控制: 随着图案缩小,掩模上的微小缺陷或工艺中出现的颗粒会更加关键,检测也更困难。\n- 吞吐量: 晶圆厂需要高的每小时晶圆数。新一代设备通常起步较慢,然后经过数年调优提升性能。

预计逐步推广(混合设备舰队)

High-NA EUV 可能首先在收益最大的最小特征层投入使用。对许多其他层而言,今天的 EUV 甚至 DUV 仍然在经济上具有吸引力。

这意味着晶圆厂将长期运行混合设备舰队:为最紧密的图案使用 High-NA,为大规模生产使用“标准” EUV,为不那么关键的层使用 DUV。这不是一次性替换为单一新机器,而是对工艺流程的渐进性重塑。

时间表:以年计,而非月

新一代光刻需要在光刻胶、掩模、计量与工艺配方上共同开发。即便首批设备到位,达到稳定的大规模制造通常也需要多年的迭代——尤其是在规模上。

给产品与系统构建者的实用提示:把芯片约束转为软件决策

如果你的产品依赖先进芯片——AI 工作负载、边缘设备、消费类硬件,甚至数据中心容量规划——光刻约束最终会成为规划约束:价格波动、交期与制程可用性会影响你要出货什么、何时出货。

实际操作中,很多团队通过构建轻量化的内部工具应对:跟踪供应商信号的仪表盘、估算 BOM 敏感度的模型,或协调采购、部署与预测的简单应用。

像 Koder.ai 这样的平台在这里很有用,因为它们让你用聊天驱动的工作流快速创建网页应用、后端乃至移动应用——当你需要快速原型内部工具而不想完整启动传统开发管道时尤其有用。例如,一个小型运营团队可以原型化一个基于 React 的仪表盘,配合 Go + PostgreSQL 后端,在“规划模式”中迭代,并通过快照与回滚保持变更安全。

常见问题与核心结论

“为什么其他人不能造出来?”

制造 EUV 光刻并非复制一台机器那么简单。它是几十年在光学、真空系统、光源、计量、软件与材料等方面不断迭代的结果——而这些部分都必须在生产节拍下协同工作并保持极高的可靠性。

时间是第一道门槛:EUV 需要长期且昂贵的学习循环,每一代都为下一代积累经验。第二是生态系统:关键子系统来自具有深厚专业经验且通过长期资格认证的供应商。专利与专有技术也重要,但更大的障碍是制造经验:让系统在真实晶圆上日复一日稳定打印并能提供全球支持。

“EUV 会取代 DUV 吗?”

不会。EUV 用于那些最小且最关键的层,但即便在先进芯片中,DUV 仍打印许多层。

晶圆厂会混合使用 EUV 与 DUV,因为不同层在分辨率、吞吐量、成本与成熟度上有不同需求。对于很多产品,DUV 在经济上仍然合理。

“ASML 是唯一的瓶颈吗?”

也不是。ASML 因为 EUV 设备稀缺、复杂且制造慢,成为领先制程的重要守门人。但芯片产出还依赖更多因素:光刻胶化学、光掩模、晶圆供应、检测设备、封装能力以及运行与维护这些流程的工程师。

关键结论(以及接下来要关注的事项)

EUV 光刻困难的根源在于物理不让步且制造公差极端。进展受制于整个芯片供应链,而非单一公司——尽管 EUV 设备的可用性强烈决定了谁能制造最先进的芯片。

未来可关注的方向包括:High-NA EUV 的推广、光刻胶与掩模技术的改进,以及出口管制与产能扩张如何影响谁能获得下一波领先制程产能。

常见问题

什么是光刻,为什么它对制造先进芯片如此关键?

光刻是芯片制造中的“图案印刷”步骤。光通过光掩模将图案投影到涂有光刻胶的晶圆上,然后显影并进行刻蚀/沉积,使图案成为真实的结构。

由于每一层都必须精确对准,聚焦、叠层对准(overlay)或均匀性上的微小误差都可能降低良率或影响性能。

为什么有人把 ASML 描述为领先制程芯片的“守门人”?

在最先进的制程节点,EUV 光刻是一项难以用其他方法在规模上替代的关键能力。ASML 的设备集中体现了这项能力,所以能否获得它们的扫描机会显著影响谁能高效制造领先制程的芯片。

“守门人”并不意味着 ASML 控制一切——只是说在技术前沿,进展受制于这一类特定且稀缺的工具及其可用性。

DUV 和 EUV 光刻在实际上的差别是什么?

DUV(深紫外)通常使用 193 nm 波长的光,已被广泛用于许多层,因为其成熟、速度快且成本较低。

EUV(极紫外)使用 13.5 nm 波长,可以更直接地打印更细的特征。主要的实际好处是减少在关键层上需要复杂多重图案化(multi-patterning)的次数。

什么是多重图案化,为什么它增加成本和风险?

多重图案化是将一个原本想要的一层拆成多个掩模/曝光/刻蚀循环,以在单次曝光无法可靠打印所需特征时模拟更小的图形。

它有效,但会增加:

  • 更多掩模(成本与时间)
  • 更多工艺步骤(吞吐量下降)
  • 更高的对准风险(可能降低良率)
为什么 EUV 光刻如此难以制造和运行?

EUV 设备之所以难以制造,是因为 EUV 光会被空气和大多数材料吸收,系统必须在真空中工作并使用镜面而非透镜。稳定地产生 EUV 光源本身也是一个重大工程挑战。

此外,极微量污染就能降解镜面或产能,因此洁净度和缺陷控制的要求异常严格。

EUV 设备内部的主要子系统有哪些?

从高层看,EUV 扫描机集成了:

  • 高能光源
  • 真空光路
  • 超精密的多层反射镜
  • 具有纳米级控制的高速晶圆与掩模台
  • 用于实时校正的计量传感器与软件

价值来自于这些子系统在高可用性、生产节拍下可靠协同工作,而不只是某个单一突破性组件。

谁会购买 EUV 机台,晶圆厂如何依赖这些设备?

它们主要用于那些追求最高密度、最高性能的公司,例如 TSMC、Samsung、Intel 等,而这些企业在关键层上依赖 EUV,同时在其他多数层仍大量使用 DUV。

实际上,晶圆厂会提前多年规划 EUV 容量,因为设备交付、厂房准备(公用设施、防振、无尘间集成)以及工艺成熟度(掩模/光刻胶/计量)须同时就绪。

为什么出口管制和地缘政治对 EUV 设备如此重要?

EUV 能力高度集中,且相关设备与关键零部件难以快速复制,因此这些工具能决定一个地区是否能在大规模上制造最先进的芯片。这使得 EUV 成为一个战略性的瓶颈。

出口管制可以限制特定技术向某些目的地或最终用途的输出,从而影响产能建置地点并增加长期工厂规划的不确定性。

EUV 机器为什么那么贵,晶圆厂最在意的成本是什么?

价格反映了极端精度、低产量、长时间的测试与验证周期以及专用零件(光学、台架、真空、光源)的成本。但标价只是故事的一部分。

晶圆厂更关注总拥有成本:

  • 可用性与吞吐量
  • 消耗品(掩模、光刻胶、保护膜等)
  • 维修/备件与升级

可用性小幅下降便会显著减少产出,从而抬高每片晶圆的成本。

什么是 High-NA EUV,它将如何影响芯片延伸?

高 NA(数值孔径)的 EUV 提升了光学系统能够收集和聚焦光的能力,从而能投射更精细的图案,理论上能在最小特征上减少规避方案。

但它不是魔术开关,因为光刻胶、掩模、检测、以及生产节拍都必须一同成熟。预计会逐步部署,并长期与“标准” EUV 与 DUV 混合使用。

目录
为什么 ASML 对顶级芯片至关重要光刻 101:芯片如何获得微小图案为什么更小的晶体管把光刻推到了极限DUV 与 EUV:发生了什么变化,它为何重要用通俗话讲的 EUV:强大、困难且昂贵走进 EUV 工具:系统之系统,而非单一设备ASML 背后的生态:供应商、专有经验与时间成本谁购买这些设备,晶圆厂如何依赖它们地缘政治与出口管制:为何获取变成政治问题经济学:成本、产能与短缺为何产生连锁反应接下来是什么:高 NA EUV 与缩小尺度的未来给产品与系统构建者的实用提示:把芯片约束转为软件决策常见问题与核心结论常见问题
分享